#### jh160002-NAJ

# 分散メモリ型スーパーコンピュータにおける 直接法と反復法の並列化行列解法の研究

## 若谷彰良(甲南大学)

本研究は、SPCG 法をはじめとする反復法と軸選択付き LDU 分解による直接法がベクトル型及び スーパースカラ型の分散メモリ型スーパーコンピュータで高い並列性と実行性能を実現する方法 を確立することを目的としている. nested-dissection オーダリングを採用した直接法は、非同期並 列演算を行うことで 100 万自由度規模の問題を、マルチコアシステムの1ノード内で 64G バイト の主記憶を用いて50%以上の並列効率を実現できることを確認した.また複数ノードを利用するた めのコードの拡張を開始するとともに FETI 領域分割法での直接法利用の有用性の検証を行った. 反復法においては SPCG 法に対する5つの実装方法を検討し、ベクトルアーキテクチャの分散型ス ーパーコンピュータにおいては、ノード間通信を極力削減した手法が、収束性能を加味した総合的 な評価において最適であることが分かった.半導体ドリフト拡散モデルの定常問題を実アプリケー ションとして直接法と反復法の二種の行列解法の有効性を検証した.

- 1. 共同研究に関する情報
- (1) 共同研究を実施した拠点名
   大阪大学
- (2) 共同研究分野
  - (D) 超大規模数値計算系応用分野
  - ロ 超大規模データ処理系応用分野
  - ロ 超大容量ネットワーク技術分野
  - ロ 超大規模情報システム関連研究分野
- (3) 参加研究者の役割分担
- ・若谷 彰良(甲南大学・知能情報学部)
   研究統括・並列化反復法計算手法
- ・小田中 紳二 (大阪大学・サイバーメディアセンター) 半導体シミュレーション
- ・鈴木 厚 (大阪大学・サイバーメディアセンター)並列 化直接法計算手法
- ・ 鍾 菁廣(大阪大学・サイバーメディアセンター)数値
   シミュレーション

### 2. 研究の目的と意義

現代のスーパーコンピュータは共有メモリ構造を持つ マルチコアシステムのクラスタで構成されている.ここに はキャッシュメモリ,主記憶,ネットワークを介した分散 記憶の3種類のアクセス速度の異なるメモリ階層がある. 1つのプロセッサの内部は4から16程度のマルチコアを 持ち,1ノードの論理演算速度は256GFlop/s程度になって いる.クラスタ全体は1,000ノードを超えるが,実アプリ ケーションでは、30ノード程度での高い並列効率が必要で ある.ノード内メモリバンド幅とノード間通信バンド幅の 差は大きいが、この環境でも演算速度を保てるように最適 なタスク配置と新規アルゴリズムの導入により通信コス トの低減を図る.またノード内での演算器の効率的な利用 を実現する必要がある.偏微分方程式の離散化で得られる 対称行列及び非対称行列の問題に対する反復法及び直接 法の並列化手法を研究し、各種スーパーコンピュータ上で 評価することによって、メニーコア時代に適応した並列化 行列解法を提供するとともに、対称行列及び非対称行列を 用いた大規模半導体シミュレーションで有用性を検証す ることを目的とする.

特に、反復法においては Splitting-Up 作用素を用いた 前処理付き共役勾配法の実装を主な対象とし、直接法にお いては Dissection 法による疎行列のグラフ分割と密行列 部分のブロック化によって得られた LDU 分解のタスクの 非同期実行とデータ配置の最適化を主な対象として取り 組んでいる.

## 3. 当拠点公募型共同研究として実施した意義

数値シミュレーションを分散メモリ型スーパーコンピ ューティングに適用する場合,一般にノード間通信バンド 幅はノード内メモリバンド幅よりも小さいので,問題自体 を領域分割し,分割された問題を各ノードに割り当てる領 域分割法が利用され,各領域で高速な行列解法が必要とさ れる.そこで,この行列解法としては,直接法か反復法を 選択することになる.このため,両方の解法の研究が必要 である. さらに,分散メモリ環境でも,領域分割を用いない"フラット"な行列解法も必要であり,本研究では反復 法でこれを行う.

行列解法の反復法には, ICCG (Incomplete Cholesky Conjugate Gradient)法がしばしば用いられるが, 収束性 能を保ったままで,単純に並列化することが難しいものと されている.一方,前述の通り, Splitting-Up 作用素を前 処理として用いた共役勾配法(SPCG 法)は, ICCG 法と同 等程度の収束性能を持ち,また,並列実行に適したアルゴ リズムである.しかし,前処理の際に,行列の分散形態を 変更する配列再分散が必要となり,その通信コストが性能 を律速することになり,並列化効果を低下させるので,分 散メモリシステムに適したアルゴリズムの変更および最 適なタスクの配置を提案することが必要となる.

また,直接法は疎行列のオーダリングにより並列演算 が可能な部分を抜き出すことで共有メモリ環境での並列 計算を実現する. Schur 補行列の再帰的構成に基づくため, 分散環境では境界の自由度の自乗に比例するデータを転 送する必要が生じる.このため大規模分散環境では直接法 単体ではなく,領域分割の内部境界の自由度に関する部分 構造反復法と組み合わせることが必要となる.

そこで、本研究では、SPCG 法をはじめとする反復法 及び部分構造反復法の直接法のアルゴリズム研究を行う ために、並列アルゴリズムの研究者に数値シミュレーショ ンの研究者を加えたチームを構成して、拠点の異なるスー パーコンピュータ上で評価するため、公募型共同研究とし て実施することに意義があると言える.

# 前年度までに得られた研究成果の概要 該当なし

### 5. 今年度の研究成果の詳細

直接法と SPCG 法をはじめとする反復法の研究成果について詳述する.

本研究では東京大学,京都大学,大阪大学の共同利用・ 共同研究拠点の3種の異なるアーキテクチャの計算機を 利用した.東京大学のシステムはFujitsuFX-10で,マル チコアスーパースカラー型 CPU,SPARC64IXfx1基を1ノ ードとするクラスタシステムであり,1ノードあたり16コ アを有し236.5Flop/sの論理性能を持つ.京都大学のシス テムは Cray XC30でマルチコアスーパスカラー型 CPU, Intel Xeon E5-2695v3 を 2 基 1 ノードとするクラスタシス テムであり,1 ノードあたり 28 コアを有し1,030.4Flop/s の論理性能を持つ.大阪大学のシステムは NEC SX-ACE で マルチコアベクトル型 CPU,1 基を1 ノードとするクラス タシステムであり,ノードあたり4 コアを有し 256.0 GFlop/s の論理性能を持つ.以下,単一ノード内の性能比 較においては CPU名, Fujitsu SPARC64IXfx, Intel Xeon E5v3, NEC SX-ACE を用い,複数ノードでの性能比較では, 計算機システム名 FX10, XC30, SX-ACE を用いる.

#### 5.1 直接法解法

有限差分法や有限体積法,有限要素法により得られる 連立一次方程式の係数行列は大規模な疎行列である.疎 行列の LDU 分解を実行すると,行列成分で 0 であった ものが,分解後に値をもつようになる.これを Fill-in と呼ぶが,その出現は行列の非零要素のパターンと分解 手続きの順序に依存する.自由度の添字の順を並べ替え ること(オーダリング)で,Fill-in パターンを最小化する ことができる.

帯行列として捉えることで帯幅を最小にする Cuthill-McKee 法はベクトル演算器に適しているが、LDU 分解は本質的に逐次演算であり、並列演算はできない. また、対象とする領域で定数でない物理係数を持つ問題 から得られる大きな条件数の行列では、浮動小数点解像 度内での演算の安定化と精度を保つための軸選択が必須 である.これは、オーダリングが入力の数値データに依 存することを意味する. Cuthill-McKee 法ではオーダリン グは非零要素の結合関係のみを考慮しており、軸選択を 導入すると帯幅を最小化する手法の特性を完全に崩して しまうため軸選択を取り込むことができない.一方, nested-dissection 法は領域分割のアイディアに基づき, 係数行列を2つの疎行列とその境界部分の和に再帰的に分 割する方法である.境界部分はサイズの小さな密行列と なり、軸選択の適用ができる. また 2 分木の層を多くと ると複数の独立した疎行列を得ることができるため, LDU 分解の並列化が可能になる. これをマルチフロンタル法 と呼ぶ. また, 内部の境界は密行列であるため, BLAS level 3 のサブルーチンを用いて,最近の,十分なキャッ シュメモリ容量を持つスーパースカラ型の演算器を有効 に活用することができる.

直接法解法ソフトウェア Dissection は METIS あるい

は SCOTCH によるグラフオーダリングから,いくつかの 疎行列の部分行列と,密行列への分解を得る.一つの部 分疎行列のサイズが 200 から 500 程度になるように 2 分木の層の数を設定する.2分木の葉の層では部分行列が 多数あるため,部分行列のサイズのばらつきに起因する 負荷分散に注意すれば,並列化そのものは容易である.2 分木の根の層では,部分行列数が並列稼働可能なコア数 よりも少なくなるため,部分行列そのものの並列化が必 須になる.これは,ブロック化を導入することで実現す る.またブロック化により,行列と行列の積の演算の BLAS level 3 DGEMM を活用することができる.

本研究課題でターゲットとする、マルチコアスカラ型 スーパーコンピュータの共有メモリノードでは、図1に 示すように、同種の直接法解法である Pardiso, MUMPS と 比較して計算速度、並列効率とも優位な性能が得られた.



図 1.100 万自由度 FEM 行列の並列効率の比較

コードは、インテル社製の C++ コンパイラを持いて翻 訳し、MKL ライブラリに含まれる単一コア用の逐次版の BLAS ライブラリをリンクしている.

テストに使用した行列は非圧縮性流体の Navier-Stokes 方程式を P2/P1 要素により離散化を行い,定常解を求め る非線形 Newton 反復の内部の線形ソルバーの係数行列 として得られるものであり,1,032,183 自由度, 97,961,089 の非零要素を有する.また圧力変数は定数分 の自由度を含むため,行列は特異であり,1 次元分の核を 持つ. Pardiso はインテル社による実装によるもので, MKL ライブラリに含まれるものであるが,特異な行列を 判定する機能を持たないため,LDU 分解の演算は終了する が解の誤差は 10<sup>-3</sup> 程度であり,求解はできていない.

Dissection 直接法では 1 基あたり 14 コアを持つ Intel Xeon E5v3 CPU を 2 基, 合計 64GB の主記憶を持つ 1 ノ ードの演算資源で, 57GB を使用して, 100 秒強で LDU 分 解が可能である.

SX-ACE は演算器がベクトル型であるため,行列演算は ベクトル化を行う必要があるが,これは Mathkeisan ラ イブラリに含まれるシングルコア用の逐次版の BLAS ラ イブラリをリンクする.

ブロック化を行った LDU 分解は、タスク間の依存関係 を保って非同期に並列実行を行うことが可能である. こ の非同期処理により、プロセスの空き時間はほとんど零 になる.タスク割当は、POSIX threads ライブラリによっ て実装しているため、UNIX システムを採用している SX-ACE でも問題なく実行できる.図 2,3 に Intel Xeon と SX-ACE での各タスクの並列非同期実行の様子を示す.



#### 図 3. NEC SX-ACE 最適化 前

密行列演算部分での DGEMM ルーチンの演算実行性能を表 1 に示す. Intel Xeon E5v3 は動的なクロック制御を行う ため、ピーク性能はコアの稼働数に線形に比例しないが、 Xeon E5v3, SX-ACE とも、65% 程度の実行性能が得られて いる.ところが、疎行列部分の演算(図3で、黄色と紫色の 部分)は SX-ACE では、Intel Xeon に比較して、4 倍程度

表 1. BLAS3 DGEMM ルーチン実効性能

| # of cores | Intel Xeon | NEC SX-ACE |
|------------|------------|------------|
| 1          | 36.35      | 44.85      |
| 2          | 36.27      | 43.76      |
| 4          | 34.06      | 41.31      |
| 8          | 31.23      |            |
| 16         | 25.25      |            |
| 24         | 24.38      |            |
| 28         | 22.90      |            |





図 4. 部分問題疎行列 LDU 分解

の時間が必要である. 疎行列演算ルーチンのループ長さが 短いため、ベクトル演算器が活用できないことがその原 因である. 疎行列を LDU 分解した後に、2 分木の上位の層 との関わりを表す疎なデータ構造を持つ非対角ブロック 同士の掛け算により、Schur 補行列を更新するが、これは 疎なデータ構造向けに修正した DGEMM ルーチンにより実 行している. 演算量を最適化するため、疎行列パターンに よる並べ替えと零でない成分を包み込むブロック化を行 っている(図 4). しかし、この操作は主記憶のデータの移 動を行うのみで浮動小数点演算器は稼働しない.

ベクトル機では、零成分の演算が無駄になることを許 容して、密行列成分からなる DGEMM ルーチンに置き換え ると高速化が達成できることが分かった(図 5).

また、紫色の疎行列 LDU 分解のタスクと黄色の DGEMM 演算は、連続するタスクとして交互に実行することが効 果的である.これは、疎行列 LDU 分解は主記憶への頻繁 なアクセスを必要とするが、DGEMM 演算はデータの再利用 が可能であるため、主記憶へのアクセス要求が低い、全て のコアが LDU 分解を実行するとメモリ競合が起きるが、異 なるタスクの交互実行によりコア間でのメモリアクセス への競合を緩和することができる.スーパースカラ型の CPU では、十分なキャッシュメモリにより隠蔽できてい るが、ベクトル型の CPU ではキャッメモリの容量が少な いため、この最適化も必要であった.

図 6 に Fujitsu SPARC64IXfx, Intel Xeon E5v3, NEC SX-ACE での Dissection 直接法の性能比較を示す. FX10 の1ノー ドでのユーザー利用可能主記憶が 28GB であるため,



図 5. NEC SX-ACE 最適化 後



図 6.3種の CPU アーキテクチャでの性能比較 645,928 自由度,60,863,284 の非零要素数を持つ Stokes 方程式の対称行列を用いた.SPARC64IXfx は1コアあたり, 14.86GFlop/s のピーク性能を持つが,1/3 程度の実行性 能であった.これは Dissection コードが,シングルコ アでの逐次型のサイズの小さな DGEMM ルーチンを非同期に 実行することで待ち時間を減らし,演算効率を高める実 装を採用しているのに対し,SPARC64IXfx 向けの SSL2 ラ イブラリに含まれる DGEMM が複数コアでのサイズの大き な行列の演算を目的に最適化されているためだと考えら れる.並列効率は16 コアで 73%と高効率である.

#### 5.2 反復法解法

一方, SPCG (Splitting-Up Conjugate Gradient)法は, 前処理にSplitting-Upオペレータを用いた共役勾配法で, 対称行列に対しては ICCG (Incomplete Cholesky Conjugate Gradient)法と同程度の収束性能を持つととも に、並列化に向いた反復手法であり、前処理部分と CG 部 分からなる.CG部分では行列ベクトル積の計算及び内積計 算で MPI 通信が必要となるが、そのデータ量はわずかであ る.一方,前処理部分では3次元の各方向で逐次の三重対 角行列解法が必要となるので、1次元分散をしていても、 配列の再分散が必要となり,通信に必要なデータ量は配列 全体となる.そこで,配列再分散を行う方法を含め,5つ の手法での実行性能,全体性能を検討した.なお,5つの 内、2 つの方法はアルゴリズムの変更を伴うので、収束性 能が異なる.また、収束性能が劣る代わりに実行性能が優 れる場合があるので、その両方を加味した性能、すなわち、 実行時間に対する収束性能を全体性能として,評価に加え る.

配列再分散を用いた手法(redist)に続く 2 番目の方法 (pipe)は、プロセス間の通信をパイプライン化したもので ある.分散されたベクトル間で通信を用いて逐次に実行さ れるが、このベクトルは2次元上にあるので、順次にパイ プライン実行することで並列化が可能である.ただし、1 データ毎に通信するのは効率が悪いので、1次元分のデー タをまとめてパイプライン化することで効率化を図る.3 番目の方法(p-scheme)は、分散されている次元の三重対角 行列に P-scheme 法を用いて並列化する. これは、三重対 角行列を解くための前進代入と後退代入のいずれも,3ス テップの計算に分解し、2番目のステップでパイプライン の通信を用いるものである.通信は2次元空間をまとめて 行うが、この部分の通信隠蔽ができないので、プロセス間 通信が多くなると、コストが高くなるが、通信起動回数は 最小化できる.なお、P-scheme 法の演算量自体は通常の前 進代入および後進代入の1.5倍程度増加する.以降の方法 は分散している次元での前処理にプロセス間通信を用い ない方法である.4番目の方法(NoZSolve)は分散している 次元での三重対角行列を解かない方法である. つまり, 3 つの次元のうち2次元分だけを解くことで前処理の収束性 能が低下するが,その分のプロセス間通信を含む計算時間 が削減できる.最後の方法(ISPCG)は、分散している次元 の三重対角行列は、分散しているデータだけを用いて前進 代入と後進代入して解くものである.

図7に、ベクトル演算器をもつSX-ACEにおける、384× 384×384のデータに対する8ノード(32コア)での全体性 能を示す.データ分散はZ方向のみをコア間で分散し、32 プロセスを生成する.





図から分かるように、実行時間の中盤あたりまでは、 NoZSolveの残差の減少が一番高く、その後、ISPCGの残差 減少が上回る.したがって、Z方向の三重対角行列を解か ないもしくは不十分に解く手法が、正しく解く方法よりも 全体性能を上回っていることが分かり、アルゴリズムを変 えてでも通信を削減することの有用性を示している.なお、 他のサイズ, 192×192×192, 96×96×96 でも、本結果と



図 8. SPCG 性能比較 (SX-ACE)

ほぼ同様の傾向を示していた.

図8に、ノード内のスレッド数の変化が実行性能に与え る影響について示す.384×384×384のデータサイズにお いてノード数は16とする.なお、aPbTは、4個のコアを 持つ各ノードにa個のMPIプロセスとb個のOpenMPスレ ッドに割り当てることを示す.

SPCG (pipe)における 1P4T では、0番のスレッド(コア) が通信している間、1から3番のスレッド(コア)は停止し て計算をしていないのに対し、4P1T であれば、各コアは通 信も計算も両方行うので、他のコアの通信のために停止す ることは無い.また、1P4T の方が通信間に行うコア当りの ベクトル長が短くなり、演算性能が下がることが考えられ る.以上のような理由で OpenMP を用いない 4P1T の方が優 れていると考えられる.他の通信が無い手法に対しては、 SX-ACE のようなキャッシュを前提にしていないシステム なので、4P1T と 1P4T の差が無いのは当然であり、通信が あっても、SPCG (redist)における通信量は 4P1T も 1P4T も同じである、また、SPCG (p-scheme)では通信起動回数 が少ないので、差が出にくくなっていると考えらる.なお、 データサイズ及びノード数を変えても同様の傾向を示し ていた.詳細は割愛する.

次に、研究の後半で行った、ベクトル演算器を持たない
Cray XC30 と FX10 での反復法の実験結果について述べる.
図 9 に、Cray XC30 における 128×128×1024 のデータに対する 32 ノード(512 コア)での全体性能を示す. データ分散は Z 方向(1024)のみをコア間で分散し、512 プロセスを生成する. SPCG (redist)と ISPCG は割愛する.

SX-ACE の場合と同様に NoZSolve の性能が最も高いが, SPCG (p-scheme)はかなり低速になっている. 演算性能と 比較した場合のコア当りのメモリバンド幅は, SX-ACE よ



図 9. SPCG 全体性能 (Cray XC30)

りも Cray XC30 の方が低い.よって,SPCG 法のようなメモ リ IOバウンドな計算は、キャッシュがヒットしない場合、 性能の低下が著しい.特に,SPCG (p-scheme)は、元の三 重対角行列解法よりも多くの演算が必要となるので、よ り性能が低下しているものと考えられる.

図 10 に、ノード内のスレッド数の変化が実行性能に与 える影響について示す.同じデータサイズにおいてノー ド数は32とし、ノード内の16コア利用する.よって、全 体として512コアを利用する場合で計測し、aPbTは、ノー ド内に a/32 個の MPI プロセスを生成し、各 MPI プロセス に b 個の OpenMP プロセスを生成して、b 個のコアで実行す ることを示し、MPI 通信は OpenMP スレッドの 0 番目のスレ ッドが担当するようにしている.



図 10. SPCG 性能比較 (Cray XC30)

NoZSolve と SPCG (pipe)は 256P2T で最も実行時間が短く なった.一般に、スレッド間でメモリを共有することで 生じるキャッシュヒット率低下が少なければ、MPI プロセ ス数を少なくして MPI 通信を削減することよって性能向上 が図られる.CG 部分では通信はあるが、NoZSolve では前 処理部分では通信が無く、SPCG (pipe)は計算とオーバー ラップできるので通信コストは少ない.よって、その最 適の組み合わせが 256P2T であると考えられる.





一方, SPCG (p-scheme)は512P1T が最も低速であった. SPCG (p-scheme)は MPI 通信を逐次に行う部分があるが, その通信コストは大きく, MPI プロセスの個数に比例した コスト増が計算時間に影響を与えていると考えられる.

図 11 に,富士通 FX10 における,Cray XC30 と同じ条件 での全体性能を示す.結果はCray XC30 とほぼ同様となる. すなわち,NoZSolveの性能が最も高いが,SPCG (p-scheme)はかなり低速になっており,メモリIOバウンド な計算は,キャッシュがヒットしない場合,性能の低下 が著しい.Cray XC30 及び FX10 のいずれも,ノード内を OpenMP でフルにマルチスレッドで実装するよりも,MPIプ ロセスと混合することで最適となっている.なお,演算 時間自体はCray XC30 に比べ,1 桁程度速くなっている.

#### 5.3 半導体シミュレーションでの高精度解法の必要性

半導体ドリフト拡散モデルによる定常状態を記述する方 程式系はポテンシャル,電子密度,及び正孔密度に関する 2 階偏微分楕円型方程式の非線形結合で表される.指数関 数を用いた Slotboom 変換により熱平衡状態からの変位を Gummel マップで反復計算することで定常状態を求めるこ とができる.非線形性は Gummel マップにより線形化さ れるが,得られる電子密度,及び正孔密度に関する離散化 行列は非対称となる. Dissection 直接法をドリフト拡散 コードに組み込み, NEC SX-ACE の1ノードを用いて検証 を行った.

実際のデバイス構造として用いられる Bulk 型 Si n-MOSFET(図 12)において計算を行った.ゲート印加電圧 を Vg=0.0V,ドレイン印加電圧を Vd=0.2V に設定した際の 正孔密度分布を図13に示す(この結果は Dissection 直接 法によるものである). Si n-MOSFET においては,導電に寄 与するキャリアは電子であるため,正孔は少数キャリア



図 12.3 次元 Bulk 型 Sin-MOSFET





となる. ドレイン印加電圧がゲート印加電圧より高い時, ドレイン近傍に空乏層(電子も正孔もほとんど存在しない 領域)が出来る.

各方程式の離散化行列はそれぞれ,302,600 の自由度, 1,820,696 の非零要素を有する.離散化行列は非対称であ るので BiCGSTAB 法に Splitting-up 前処理を適用する (SPBiCGSTAB 法).収束判定は,相対残差で10<sup>-10</sup>としてい る.図14 に収束履歴を示す.前処理が効果的に働き反復 計算は効率良く収束していることがわかる.ところが,空 乏層付近の正孔密度の一次元分布(図15)をみるとドレイ ン近傍の正孔密度分布は Dissection 直接法では解けてい るが, SPBiCGSTAB 法では解けていないことが分かる.







図 15. 正孔密度分布の行列解法による差異

これにより、少数キャリアの計算において Dissection 直 接法の有効性が分かった.

#### 6. 今後の展望

SPCG法をはじめとする反復法と分散メモリ環境での直接 法と部分構造反復法の部分問題解法としての利用の進捗 状況と展望について述べる.

Dissection 直接法は 100 万自由度規模の疎行列を約 64GBの主記憶を用いて LDU 分解することが可能であるが, より大きな行列の解を得るためには分散計算環境を利用 する必要がある.これには二つの方法がある. nested-dissection 法の2分木構造を複数ノードに割り当 てる方法と,部分構造反復法などの領域分割法の部分問題 ソルバーとして Dissection 直接法を用い,内部人工境 界の問題を反復法により求解する方法である.

Dissection コードの分散メモリ環境への拡張では、4ノ ード規模が最大となると思われる.これは直接法の計算量 が未知数のおおよそ2.5乗程度になることからくる制約で ある.2 分木の根の位置にある Schur 補行列は左側と右 側の2分木のタスクを分散し、左右の結果を足合わせるこ とで並列処理は可能になる.しかしながら、図2,3,5 から 分かるようにアンバラスな2分木分割から生じたタスクの 不均一さは LDU 分解のクリティカルパス以外のタスクの 非同期実行により解消されている.分散メモリ環境で並列 効率を保つためには、別のノードで実行されたタスクの データを MPI の GET/PUT による非同期な受信と送信でア クセスすると共に、あるノード内にマッピングされている タスク実行が終了した際に別のノードではどのタスクが待ち 状態にあるかを効率的に知るアルゴリズムを確立する必

| 丰 | 2  | FFTI | 注にト | る公勘理時での並列実行 |
|---|----|------|-----|-------------|
| 衣 | Δ. | LUZI | 広によ | る力取場児 いかが天日 |

| decomp.               | LDU (sec.) | # iter. | time (sec.) | memory                        |
|-----------------------|------------|---------|-------------|-------------------------------|
| $2 \times 2 \times 2$ | 19.3       | 52      | 421.6       | $32.37 \text{GB} \times 8$    |
| $3 \times 3 \times 3$ | 4.10       | 157     | 205.5       | $6.95 \text{GB} \times 27$    |
| $4\times 4\times 4$   | 1.75       | 64      | 27.9        | $2.75\mathrm{GB}$ $\times 64$ |
|                       |            |         |             |                               |

#### 要がある

領域分割法の部分ソルバーとして Dissection 直接法を 用いるアプローチでは、フランス、パリ第六大学、リオ ンス研究所・ONERA の François-Xavier Roux 教授が開発 した FETI 領域分割法と、Fortran コードを用いて、弾性 体問題に P2 有限要素を用いて離散化した、500 万自由度 の問題を Cray XC30 の 16 ノード 224 から 448 コアを使 用して計算をおこなった. 複合材料の問題をモデル化し た、弾性係数に 100 倍程度のジャンプを持つ問題である. 表 2 に領域分割数と部分領域の LDU 分解にかかった時間、 FETI 法の反復回数、計算時間、メモリ使用量を示す. そ れぞれの座標軸を3 等分する分割の場合、領域間の境界が 異なる複合材料を跨いでしまうため、FETI 法の反復計算 が多くなる. 問題に合った領域分割の形状を用いる必要が あるが、大規模問題の効率的解法として期待できる.

一方,反復法に関しては,SPCG法に対して,ベクトル演 算器を持つ SX-ACE, ベクトル演算器を持たない Cray XC30 及び FX10 での実行結果およびその評価を行った. ここま での評価によって、ICCG 法に代わる SPCG 法での分散メモ リ型スーパーコンピュータでの実装は一定の成果を得た と考えられるが、配列再分散による通信時間をいかに削 減するかが課題である. そこで, SPCG 法の実装方法とし て考えた5つの手法, すなわち, redist, pipe, p-scheme, NoZSolve, ISPCG の中で, 通信(および計算)を最も削減 した NoZSolve は、収束性能では他の方法では劣るが、い ずれにおいても総合性能で優位ある.また、ノード内に OpenMP によるマルチスレッドを導入するか否かに関して は、最適なハイブリッド構成が存在し、計算機構成毎に 決定する必要があることが分かった.現在のスーパーコ ンピュータはGPUなどのメニーコアプロセッサを搭載する ことが多くなり、今後、そのようなアーキテクチャにお ける最適な実装方法を検討することが課題となる.

ドリフト拡散モデルでは,NPN 型の半導体モデルの条件 数が非常に大きくなることが知られており,反復法の収 束が難しくなる.直接法での解法の可能性を検討したい.

7. 研究成果リスト

(1) 学術論文

### (2) 国際会議プロシーディングス

- <u>Akiyoshi Wakatani</u>, "Evaluation of Splitting-Up Conjugate Gradient Method on GPUs," in Proc. of the 24th Euromicro International Conference on Parallel, Distributed, and Network-Based Processing, pp. 435-439, 2016.
- <u>Atsushi Suzuki</u>, François-Xavier Roux, "Implementation of a parallel sparse direct solver on vector architecture", Sustained Simulation Performance 2016, M. M. Resch, W. Bez, E. Focht, N. Patel, H. Kobayashi eds. Springer, pp. 99-108, 2016.
- <u>Akiyoshi Wakatani</u>, "An Incomplete Splitting-Up Conjugate Gradient Method for Parallel Computing", the 2nd International Conference on Computer and Information Sciences, pp. 224-233, 2016.
- (3) 会議発表(口頭, ポスター等)
- <u>Atsushi Suzuki</u>, Francois-Xavier Roux, "Dissection: A parallel direct solver in multi-core environment for sparse matrices by finite elements", 計算工学講演会論文集 Vol.21, D-9-5, 2 pages, 2016.
- 2. <u>鍾菁廣</u>, 小田中紳二, "不完全 HV 分解を伴った CG 法の 並列計算", 日本応用数理学会 2016 年度年会, pp. 238-239, 2016.
- 3. <u>Atsushi Suzuki</u>, Francois-Xavier Roux, "Dissection: A direct solver with kernel detection for finite element matrices on multi-core supercomputers", PMAA16, 2016. (口頭発表のみ)
- <u>鈴木</u>厚, "Dissection 直接法並列解法と FreeFem++での活用",日本応用数理学会 2016 年度年会,pp. 34-45, 2016
- 6. <u>Shohiro Sho</u>, "A parallel semiconductor device simulation on SX-ACE", NEC user group meeting, Osaka university, Japan, 2016. (口頭発表のみ)
- (4) その他(特許, プレス発表, 著書等)